Laboratorium Teknik Digital menfasilitasi pembelajaran praktikum di bidang rangkaian logika serta pengaplikasian langsung melalui alat FPGA/Field-Programmable Gate Array dan pemograman VHDL/Very High Speed Integrated Circuit (VHSIC) Hardware Description Language. Praktikan yang mengikuti praktikum di lab ini berasal dari mahasiswa S1 Teknik Elektro dan S1 Teknik Telekomunikasi.

Modul praktikum Teknik Digital terdiri dari 6 modul, yaitu:

  1. Pengenalan gerbang logika dasar FPGA dan software Quartus 12.1
  2. Pengenalan rangkaian kombinasional
  3. Flip-flop
  4. Rangkaian sekuensial
  5. VHDL (VHSIC hardware description language)
  6. Implementasi FPGA.

Kegiatan yang dilakukan di Lab ini meliputi:

  1. Responsi, dilakukan 2x menjelang UTS dan UAS untuk membantu meningkatkan pemahaman mahasiswa yang mengambil MK Aljabar Boolean dan Rangkaian Logika.
  2. Asistensi Tugas Besar Praktikan, yaitu pembinaan secara intensif dan berkala untuk mahasiswa yang diberi Tugas Besar pada MK Aljabar Boolean dan Rangkaian Logika.
  3. Pelatihan internal untuk asisten, adalah pelatihan rutin asisten untuk meningkatkan pengetahuan dan wawasan terkait MK Aljabar Boolean dan Rangkaian Logika.
  4. Riset, dilakukan untuk menambah ilmu dan wawasan untuk melahirkan inovasi yang dapat bersaing dalam kegiatan-kegiatan seperti lomba.

Visi:

Menjadikan laboratorium yang berkualitas dan profesional dalam mendukung kualitas akademik mahasiswa/i serta mengembangkan inovasi yang dapat bersaing di bidang teknik digital.

Misi:

  1. Menyelenggarakan praktikum bagi mahasiswa/i mata kuliah Aljabar Boolean sesuai dengan ketentuan yang berlaku.
  2. Melaksanakan pelatihan dan pengajaran akademik internal maupun eksternal di bidang teknik digital.
  3. Menyediakan sarana dan prasarana yang memadai dalam mendukung kegiatan laboratorium.
  4. Melakukan perbaikan dan peninjauan ulang dalam pelayanan maupun sarana dan prasarana melalui aspirasi mahasiswa/i.